MCST-R500

Mikroprocessor MCST R-500 ( 1891VM2 ) fra det russiske firma MCST fra MCST-R- serien af ​​processorer baseret på SPARC-arkitekturen , oprindeligt udviklet i 1985 af Sun Microsystems . Fuldt softwarekompatibel med SPARC v8-arkitekturen.

Det er et enkeltkernesystem på en chip med indbygget cache på første niveau. For at forbinde processorer til hinanden, til hukommelsesmoduler og til I/O-enheder giver SPARC-arkitekturen MBus  -bussen, en højhastighedsbus, der giver processorcache-kohærens i multiprocessorstrukturer. Mikrokredsløbet blev udviklet i henhold til de teknologiske standarder på 0,13 mikron ved hjælp af biblioteker af standardelementer.

R-500 mikroprocessoren er designet til at skabe computere til bærbare og indlejrede løsninger og kan også placeres i mezzanin mikroprocessormoduler. Anvendes hovedsageligt efter ordre fra Forsvarsministeriet i Den Russiske Føderation . Fremstillet siden 2004. Produktionen udføres på TSMC -fabrikken i Taiwan , siden november 2009 var produktionen planlagt til at blive overført til Angstrem -fabrikken, som bygges i Zelenograd .

De vigtigste egenskaber ved mikroprocessoren "R-500" [1] [2]
Egenskaber Værdier
en Teknologisk proces CMOS 0,13 µm
2 Driftsurfrekvens 500 MHz
3 Ordstørrelse: 32/64
fire Niveau 1 instruktionscache 16 KB (4-vejs)
5 Niveau 1 datacache 32 KB (8-vejs)
6 Ekstern niveau 2 cache 4 MB
7 Båndbredde på kommunikationsbusser med cachehukommelse på 2. niveau 1,6 GB/s
otte MBus båndbredde 0,8 GB/s
9 Krystal område 25 mm²
ti Antal transistorer 4,9 mio
elleve Antal metallag otte
12 Pakketype / antal stifter BGA/376
13 Forsyningsspænding 1/2,5V
fjorten Effekttab <1W

Noter

  1. Mikroprocessor MCST R500 Arkiveret 2. juli 2014 på Wayback Machine i virksomhedens katalog
  2. Frigivelse af MCST R500 mikroprocessor

Kilder