Elbrus-S

Den aktuelle version af siden er endnu ikke blevet gennemgået af erfarne bidragydere og kan afvige væsentligt fra den version , der blev gennemgået den 5. juli 2019; checks kræver 9 redigeringer .
Elbrus-S
CPU

Mikroprocessor Elbrus-S
Produktion 2010
Udvikler MCST
Fabrikant
CPU frekvens 500  MHz
Produktionsteknologi 0,090  µm
Mærkning 1891VM5Ya
Stik
  • HFCBGA/1156
Kerner
Elbrus 2000Elbrus-2С+

Elbrus-S (1891ВМ5Я) er den næste generation af den russiske Elbrus 2000 mikroprocessor baseret på Elbrus - arkitekturen , udviklet af MCST .

For 2017 er processoren ikke længere tilgængelig for ordre [1] .

Beskrivelse

Elbrus-S- processoren ( System on a Chip , SoC) er baseret på Elbrus - arkitekturen , hvis karakteristiske træk er den dybeste parallelisering af ressourcer til dato til samtidig udførelse af VLIW- instruktioner. Maksimal ydeevne 39,5 GIPS .

Moduler

Processoren er grundlaget for MB3S/C 4-processor computermodulet [2] . Modulet er baseret på MB3S1/C-processormodulet, som er en enkeltkortskonfiguration bestående af fire Elbrus-S-mikrokredsløb forbundet med højhastighedsinterprocessorudvekslingskanaler, delte RAM-sektioner forbundet til dem og input/output- controllere [3] . CompactPCI 6U modulformat. Modulet indeholder 8 GB RAM.

Sammen med processoren anvendes en KPI -chip (peripheral interface controller), hvis test blev gennemført samtidig med testene af processoren [4] .

Processorer og et modul baseret på dem blev præsenteret i oktober 2010 på ChipEXPO-2010 og Softool-udstillingerne [5] .

Historie

Det var planlagt at færdiggøre udviklingen af ​​Elbrus-S mikroprocessoren ved hjælp af 90 nm procesteknologien i 2009 [6] .

I december 2010 afsluttede MCST statens accept af F&U i form af Elbrus-S-processorchippen [7] [5] .

Specifikationer

De vigtigste egenskaber ved mikroprocessoren "Elbrus-S" [8] [5]
Teknologisk proces CMOS 0,09 µm
Driftsurfrekvens 500 MHz
Peak Performance
Databitdybde
  • heltal - 8, 16, 32, 64
  • ægte - 32, 64, 80
cachehukommelse
  • kommandoer på 1. niveau - 64 KB
  • niveau 1 data - 64 KB
  • Niveau 2 (generisk) - 2 MB
Sidecache-tabel
  • data - 1024 input
  • kommandoer - 64 indgange
Båndbredde
  • kommunikationsbusser med cachehukommelse - 16 GB/s
  • kommunikationsbusser med RAM - 8 GB / s
  • interprocessor kommunikationsbusser - 12 GB / s
Krystal område 142 mm²
Antal transistorer 218 mio
Antal metallag 9
Pakketype / antal stifter HFCBGA/1156
Kassedimensioner 35×35×3,2 mm
Forsyningsspænding 1,1/1,8/2,5V
Effekttab 13W typisk, 20W maksimum

Noter

  1. MCST-produktkatalog - 2017 . Hentet 3. marts 2022. Arkiveret fra originalen 3. marts 2022.
  2. Tilstandstest af Elbrus-S afsluttet arkivkopi dateret 3. januar 2011 på Wayback Machine // PCNEWS.RU
  3. MB3S1/C-modul . Dato for adgang: 16. december 2013. Arkiveret fra originalen 1. juli 2014.
  4. Perifer interface controller chip . Dato for adgang: 16. december 2013. Arkiveret fra originalen 2. juli 2014.
  5. 1 2 3 Frigivelse af systemet på en krystal "Elbrus-S"
  6. [1] Arkivkopi dateret 19. januar 2017 på Wayback Machine // 27/03/2009: "I 2009 er udviklingen af ​​Elbrus-S mikroprocessoren færdig .. den tekniske proces er 90 nm .. hvilket er et system på en chip."
  7. Nyheder på den gamle virksomheds hjemmeside (utilgængeligt link) . Hentet 18. januar 2017. Arkiveret fra originalen 16. december 2013. 
  8. Elbrus-S mikroprocessor . Dato for adgang: 16. december 2013. Arkiveret fra originalen 2. juli 2014.

Links