ZISC ( eng. Zero Instruction Set Computer - en computer med et nul - instruktionssæt ) er en processorarkitektur baseret på teknologier såsom mønstertilpasning . Arkitekturen er karakteriseret ved fraværet af mikroinstruktioner i sædvanlig forstand for mikroprocessorer. Også akronymet ZISC hentyder til den tidligere udviklede RISC-teknologi.
Konceptet er baseret på ideer lånt fra neurale netværk . ZISC er karakteriseret ved hardware parallel behandling af data, svarende til hvordan det sker i rigtige neurale netværk. Dette koncept blev udviklet af Guy Paillet, inspireret af hans arbejde med Carlo Rubbias parallelle behandlingsteam og med Leon Cooper i begyndelsen af 1990'erne på RCE (Restricted Coulomb Energy - en neural netværksmodel udgivet af Cooper i 1982). RCE blev udviklet og udgivet i bogen "Practical Approach to Pattern Classification" af Bruce Batchelor (Cardiff University UK).
processorteknologier | Digitale|||||||||
---|---|---|---|---|---|---|---|---|---|
Arkitektur | |||||||||
Instruktionssæt arkitektur | |||||||||
maskinord | |||||||||
Parallelisme |
| ||||||||
Implementeringer | |||||||||
Komponenter | |||||||||
Strømstyring |