DIVERSE

MISC ( eng.  minimal instruction set computer  - en computer med et minimum af instruktioner) er en type processorarkitektur , der involverer brugen af ​​det enkleste instruktionssystem med stabling af flere instruktioner i ét stort ord (binding, bundet ) og stak organisation.

Med andre ord kombinerer MISC-processorer principperne for RISC (forenkling af instruktionssættet) og VLIW ("superlange instruktionsord"; udførelse af en gruppe logisk konsistente instruktioner i én maskincyklus ). Rækkefølgen for udførelse af kommandoer er fordelt på en sådan måde, at belastningen på de ruter, som datastrømme passerer, maksimeres. Således samlede MISC-arkitekturen superskalar- og VLIW-koncepterne. Processorkomponenterne er enkle og fungerer ved høje frekvenser, samtidig er processorkernerne relativt kompakte.

Som regel bruges Forth- kommandoer til at arbejde med stakken . Der er ultrakompakte muligheder, for eksempel består instruktionssættet af en af ​​fort-processorerne kun af 32 operationskoder [1] .

JVM og .Net instruktionssystemerne kan ses som tæt på MISC i aspekter som stackbrug og instruktionsbinding, men i forhold til antallet af brugte instruktioner bryder de et af hovedprincipperne.

Noter

  1. Minimal Forth CPU

Links