ARM11 | |
---|---|
CPU | |
Udvikler | ARM Holdings |
Fabrikant | |
CPU frekvens | 0,1-1,2 GHz |
Produktionsteknologi | 90-32 nm |
Instruktionssæt | ARMv6 |
Antal kerner | 1-4 |
L1 cache | 4-64 KB I, 4-64 KB D |
L2 cache | 0KB–1MB (kan konfigureres med L2 cache-controller) |
Stik | |
Kerner |
ARM11 er en 32-bit RISC ARM - processorfamilie introduceret den 29. april 2002 og bruger ARMv6-instruktionssættet [ 1 ] .
Den teknologiske standard for design af serielle modeller er 45 og 65 nm . Beregningshastigheden for en kerne ved 1 GHz er op til 1238 Dhrystone MIPS [2] . Den er kendetegnet ved lavt strømforbrug (0,6 mW / MHz ved en forsyningsspænding på 1,2 V) [2] .
Processoren har en 8-trins (9-trins for ARM1156T2(F)-S) enkeltvejs heltalsdatabehandlingspipeline med en 64-bit sti, begrænset udførelse af instruktionsudførelse (hovedsagelig hukommelsesbelastning), grenforudsigelse. L1-cachen har en latenstid på 2 cyklusser, en linjestørrelse på 32 bytes, fire-vejs associativitet og en busbredde på 64 bit.
I ARM11-familien frigives processormodifikationer: